新闻  |   论坛  |   博客  |   在线研讨会
高速数据采集卡设计方案:886-基于RFSOC的8路5G ADC和8路9G的DAC PCIe卡
Hexiaoyan91 | 2025-12-01 14:20:15    阅读:2   发布文章


一、板卡概述

      板卡使用Xilinx最新的第三代RFSOC系列,单颗芯片包含8路ADC和DAC,64-bit Cortex A53系列4核CPU,Cortex-R5F实时处理核,以及大容量FPGA。对主机接口采用PCIe Gen4x8,配合PCIe DMA传输,支持高速数据采集和传输。

d0c526676dba54e95cd9ce59066ee762_886-02.gif

、产品特性:
PL部分内容: ● 基于Zynq RFSoC Zu47DR-2FFVE1156I FPGA,支持8路最高5G ADC和8路最高9G的DAC; ● 支持外部时钟输入1路, 外触发,外同步各1路; ● PL 1组32bit 2400M DDR4, 单组4GB字节容量;
 ● 支持16个GPIO和2个SPI接口
PS部分内容:
 ● PS部分1组64bit位宽DDR4,单组8GB字节 ● 可配置的Dual QSPI 加载 ● 支持MicroSD卡加载 ● 1000Base-T以太网(RJ45)端口(CPU端) ● USB接口支持,调试RS232 1路, ● 标准PCIe全高半长板型(167 x 111 mm ),适配常见主机、服务器 ● PCIe Gen3 x8,高速数据通讯,附带DMA传输例程

软件开发内容:

接口

AD

DA

ARM  AXI

DDR

PCIe

指标

8路
5Gbps 
14bit

8路
9.85Gbps 14bit

DMA 传输
400MB/s

一组10GB/s,
共2组

PCIeX8 V3.0,8GB/s

PL部分,主要分为:
1,PCIe XDMA部分,PCIe分为寄存器通道和数据DMA通道,寄存器用于板卡控制和状态监控,。实现参考累加数的PCIe上传,实现8GB/秒传输。
2,DDR4读写参考程序。
3,RF硬件控制,用于控制板卡上PLL,ADC和DAC控制。
4,AD数据接口模块,实现AD数据采集入PL;
5,DA数据接口模块,实现DDS数据或者AD采集数据环回DA播出。
6,PL端 40路 IO的输入输出测试。
PS部分软件
ARM的DDR读写, SD卡,EMMC读写,Flash读写,网络和RS232读写。
Linux移植,甲方来完成。



*博客内容为网友个人发布,仅代表博主个人观点,如有侵权请联系工作人员删除。

参与讨论
登录后参与讨论
推荐文章
最近访客